首页> 外文OA文献 >Backside illuminated SPAD image sensor with 7.83μm pitch in 3D-stacked CMOS technology
【2h】

Backside illuminated SPAD image sensor with 7.83μm pitch in 3D-stacked CMOS technology

机译:背面照明spaD图像传感器,采用3D堆叠CmOs技术,间距为7.83μm

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

We present the first 3D-stacked backside illuminated (BSI) single photon avalanche diode (SPAD) image sensor capable of both single photon counting (SPC) intensity, and time resolved imaging. The 128×120 prototype has a pixel pitch of 7.83 μm making it the smallest pixel reported for SPAD image sensors. A low power, high density 40nm bottom tier hosts the quenching front end and processing electronics while an imaging specific 65nm top tier hosts the photo-detectors with a 1-to-1 hybrid bond connection [1]. The SPAD exhibits a median dark count rate (DCR) below 200cps at room temperature and 1V excess bias, and has a peak photon detection probability (PDP) of 27.5% at 640nm and 3 V excess bias.
机译:我们提出了第一个3D堆叠的背面照明(BSI)单光子雪崩二极管(SPAD)图像传感器,能够同时进行单光子计数(SPC)强度和时间分辨成像。 128×120原型的像素间距为7.83μm,使其成为SPAD图像传感器所报告的最小像素。低功率,高密度40nm底层承载淬火前端和处理电子设备,而成像专用的65nm顶层承载具有1对1混合键连接的光电探测器[1]。 SPAD在室温和1V过量偏压下的平均暗计数率(DCR)低于200cps,在640nm和3V过量偏压下的峰值光子检测概率(PDP)为27.5%。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号